°£Æí°áÁ¦, ½Å¿ëÄ«µå û±¸ÇÒÀÎ
ÀÎÅÍÆÄÅ© ·Ôµ¥Ä«µå 5% (18,050¿ø)
(ÃÖ´ëÇÒÀÎ 10¸¸¿ø / Àü¿ù½ÇÀû 40¸¸¿ø)
ºÏÇǴϾð ·Ôµ¥Ä«µå 30% (13,300¿ø)
(ÃÖ´ëÇÒÀÎ 3¸¸¿ø / 3¸¸¿ø ÀÌ»ó °áÁ¦)
NH¼îÇÎ&ÀÎÅÍÆÄÅ©Ä«µå 20% (15,200¿ø)
(ÃÖ´ëÇÒÀÎ 4¸¸¿ø / 2¸¸¿ø ÀÌ»ó °áÁ¦)
Close

FPGA¸¦ ÀÌ¿ëÇÑ µðÁöÅÐ ³í¸®È¸·Î ¼³°è

¼Òµæ°øÁ¦

2013³â 9¿ù 9ÀÏ ÀÌÈÄ ´©Àû¼öÄ¡ÀÔ´Ï´Ù.

ÆǸÅÁö¼ö 12
?
ÆǸÅÁö¼ö¶õ?
»çÀÌÆ®ÀÇ ÆǸŷ®¿¡ ±â¹ÝÇÏ¿© ÆǸŷ® ÃßÀ̸¦ ¹Ý¿µÇÑ ÀÎÅÍÆÄÅ© µµ¼­¿¡¼­ÀÇ µ¶¸³ÀûÀÎ ÆǸŠÁö¼öÀÔ´Ï´Ù. ÇöÀç °¡Àå Àß Æȸ®´Â »óÇ°¿¡ °¡ÁßÄ¡¸¦ µÎ¾ú±â ¶§¹®¿¡ ½ÇÁ¦ ´©Àû ÆǸŷ®°ú´Â ´Ù¼Ò Â÷ÀÌ°¡ ÀÖÀ» ¼ö ÀÖ½À´Ï´Ù. ÆǸŷ® ¿Ü¿¡µµ ´Ù¾çÇÑ °¡ÁßÄ¡·Î ±¸¼ºµÇ¾î ÃÖ±ÙÀÇ À̽´µµ¼­ È®Àνà À¯¿ëÇÒ ¼ö ÀÖ½À´Ï´Ù. ÇØ´ç Áö¼ö´Â ¸ÅÀÏ °»½ÅµË´Ï´Ù.
Close
°øÀ¯Çϱâ
  • Àú : ·ùÁö¿­
  • ÃâÆÇ»ç : È«¸ª
  • ¹ßÇà : 2024³â 01¿ù 31ÀÏ
  • Âʼö : 390
  • ISBN : 9791156001416
Á¤°¡

19,000¿ø

  • 19,000¿ø

    570P (3%Àû¸³)

ÇÒÀÎÇýÅÃ
Àû¸³ÇýÅÃ
  • S-Point Àû¸³Àº ¸¶ÀÌÆäÀÌÁö¿¡¼­ Á÷Á¢ ±¸¸ÅÈ®Á¤ÇϽŠ°æ¿ì¸¸ Àû¸³ µË´Ï´Ù.
Ãß°¡ÇýÅÃ
¹è¼ÛÁ¤º¸
  • 5/8(¼ö) À̳» ¹ß¼Û ¿¹Á¤  (¼­¿ï½Ã °­³²±¸ »ï¼º·Î 512)
  • ¹«·á¹è¼Û
ÁÖ¹®¼ö·®
°¨¼Ò Áõ°¡
  • À̺¥Æ®/±âȹÀü

  • ¿¬°üµµ¼­

  • »óÇ°±Ç

AD

Ã¥¼Ò°³

·ùÁö¿­ÀÇ ¡ºFPGA¸¦ ÀÌ¿ëÇÑ µðÁöÅÐ ³í¸®È¸·Î ¼³°è¡»´Â ¡´µðÁöÅРȸ·Î °³¿ä¡µ, ¡´ÇÁ·Î±×·¥ ¼³Ä¡ ¹× »ç¿ë¹æ¹ý¡µ, ¡´Çϵå¿þ¾î ±â¼ú ¾ð¾î ¹× ¹°¸®Àû ±¸Çö¡µ µî¿¡ ´ëÇÑ ±âÃÊÀûÀÌ°í Àü¹ÝÀûÀÎ ³»¿ëÀÌ ¼ö·ÏµÈ Ã¥ÀÌ´Ù.

¸ñÂ÷

Chapter 1 µðÁöÅРȸ·Î °³¿ä
1.1. ¾Æ³¯·Î±×(Analog)¿Í µðÁöÅÐ(Digital)
1.2. 2Áø¼ö¿Í 10Áø¼ö
1.3. 8Áø¼ö¿Í 16Áø¼ö
1.3.1. 16Áø¼ö, 8Áø¼ö¸¦ 10Áø¼ö·Î º¯È¯
1.3.2. 10Áø¼ö¸¦ 16Áø¼ö·Î º¯È¯
1.3.3. 10Áø¼ö¸¦ 8Áø¼ö·Î º¯È¯
1.3.4. 2Áø¼ö, 8Áø¼ö, 16Áø¼öÀÇ »óÈ£ º¯È¯
1.3.5. 2Áø ºÎÈ£(Binary Code)
1.4. ¿À·ù °ËÃâ
1.4.1. Æи®Æ¼ °Ë»ç(Parity Check)
1.4.2. ÇØ¹Ö ºÎÈ£(Hamming Code)
1.5. 2Áø¼ö ¿¬»ê
1.5.1. ±âº» ¿¬»ê
1.5.2. µ¡¼À ¿¬»ê
1.5.3. °ö¼À ¿¬»ê
1.5.4. ³ª´°¼À ¿¬»ê
1.6. ±âº» ³í¸®¿¬»ê
1.6.1. ³í¸®°ö(AND)
1.6.2. ³í¸®ÇÕ(OR)
1.6.3. ³í¸®ºÎÁ¤(NOT)
1.7. ±âº» ¹ýÄ¢°ú Á¤¸®
1.7.1. ±âº» ¹ýÄ¢
1.7.2. µå¸ð¸£°£ Á¤¸®
1.8. ³í¸®½Ä ±¸Çϱâ
1.8.1. Áø¸®°ª(truth value)°ú Áø¸®Ç¥(truth table)
1.8.2. Áø¸®Ç¥ ÀÛ¼º ¹æ¹ý
1.8.3. ÃÖ¼Ò Ç×µéÀÇ ÇÕ Á¤Çü(canonical form)
1.8.4. ÃÖ´ë Ç×µéÀÇ °ö Á¤Çü
1.8.5. Á¤Çü »çÀÌÀÇ º¯È¯
1.9. ³í¸®½ÄÀÇ °£¼ÒÈ­
1.9.1. ±âº»¹ýÄ¢À» ÀÌ¿ëÇÑ °£¼ÒÈ­
1.9.2. Ä«¸£³ë ¸Ê(Karnaugh)¿¡ ÀÇÇÑ °£¼ÒÈ­
1.10. ±âº» ³í¸®È¸·Î
1.10.1. AND ȸ·Î
1.10.2. OR ȸ·Î
1.10.3. NOT ȸ·Î
1.10.4. NAND ȸ·Î
1.10.5. NOR ȸ·Î
1.10.6. ¹öÆÛ È¸·Î
1.11. ³í¸®È¸·Î ±¸¼º
1.11.1. ³í¸®È¸·Î ¼³°è¹ý
1.11.2. Á¤³í¸®(positive logic)¿Í ºÎ³í¸®(negative logic)
1.11.3. µå¸ð¸£°£ Á¤¸®¿¡ ÀÇÇÑ È¸·Î º¯È¯
1.11.4. ´Ù¾çÇÑ Á¶ÇÕ³í¸®È¸·Î
¿¬½À¹®Á¦

Chapter 2 ÇÁ·Î±×·¥ ¼³Ä¡ ¹× »ç¿ë¹æ¹ý
2.1. Quartus Prime Lite °³¿ä
2.2. Quartus Prime Lite À¥ ¹öÀü ÇÁ·Î±×·¥ ´Ù¿î·Îµå ¹× ¼³Ä¡
2.3. ÇÁ·ÎÁ§Æ® »ý¼º
2.4. VHDL ÄÚµå ÀÛ¼º ¹× ÄÄÆÄÀÏ
2.5. ½Ã¹Ä·¹À̼Ç

Chapter 3 Çϵå¿þ¾î ±â¼ú ¾ð¾î ¹× ¹°¸®Àû ±¸Çö
3.1. Çϵå¿þ¾î ±â¼ú ¾ð¾îÀÇ °³¿ä
3.1.1. Çϵå¿þ¾î ±â¼ú ¾ð¾î(Hardware Description Language)
3.2. ¼³°è È帧 ¹× EDA µµ±¸
3.3. ±âº»ÀûÀÎ VHDL ´ÜÀ§ ¹× ¶óÀ̺귯¸® ¼±¾ð
3.4. Entity ±¸¹® Ç¥Çö
3.5. Architecture ±¸¹® Ç¥Çö
3.6. ±âº» ³í¸®È¸·ÎÀÇ HDLÈ­
3.7. FPGA ½Ç½À Ä«Æ® °³¿ä
3.8. ¹°¸®Àû ±¸Çö

Chapter 4 Á¶ÇÕ³í¸®È¸·Î ¼³°è
4.1. °¡»ê±â(Adder) ¹× °¨»ê±â(Subtractor)
4.1.1. ¹Ý°¡»ê±â(Half Adder)
4.1.2. Àü°¡»ê±â(Full Adder)
4.1.3. ¹Ý°¨»ê±â(Half Subtractor)
4.1.4. Àü°¨»ê±â(Full Subtractor)
4.2. ¸ÖƼÇ÷º¼­(Multiplexer)¿Í µð¸ÖƼÇ÷º¼­(Demultiplexer)
4.2.1. ¸ÖƼÇ÷º¼­(Multiplexer)
4.2.2. µð¸ÖƼÇ÷º¼­(Demultiplexer)
4.3. ÀÎÄÚ´õ(Encoder)¿Í µðÄÚ´õ(Decoder)
4.3.1. ÀÎÄÚ´õ(Encoder)
4.3.2. ¿ì¼±¼øÀ§ ÀÎÄÚ´õ(Priority Encoder)
4.3.3. µðÄÚ´õ(Decoder)
4.3.4. Ǫ½Ã¹öÆ° ½ºÀ§Ä¡ ÀÎÄÚ´õ
4.3.5. BCD/7-¼¼±×¸ÕÆ® µðÄÚ´õ
4.4. 2Áø Å©±â ºñ±³±â(Comparator)
4.5. NºñÆ® °¡»ê/°¨»ê±â ¹× BCD °¡»ê±â
4.5.1. NºñÆ® °¡»ê/°¨»ê±â
4.5.2. BCD °¡»ê±â
4.6. ¼öÀÇ Á¤·Ä ȸ·Î(Sorting Circuit)
4.7. °³¼ö Ä«¿îÅÍ(Counter)
4.7.1. ¡®1¡¯°³¼ö Ä«¿îÅÍ(One¡¯s Counter)
4.7.2. Leading One¡¯s Ä«¿îÅÍ(Counter)
4.8. Æи®Æ¼ ¹ß»ý±â(Parity Generator) ¹× °Ë»ç±â(Parity Checker)
4.8.1. Æи®Æ¼ ¹ß»ý±â(Parity Generator)
4.8.2. Æи®Æ¼ °Ë»ç±â(Parity Checker)
4.9. º´·Ä °¡»ê±â(Parallel Adder)
4.9.1. º´·Ä 2Áø °¡»ê±â/°¨»ê±â
4.9.2. º´·Ä °¡»ê±â(Parallel Adder)
4.9.3. °í¼Ó °¡»ê±â

Chapter 5 ¼øÂ÷³í¸®È¸·Î ¼³°è
5.1. °£´ÜÇÑ »óŵµ ±¸Çö
5.2. Çø³Ç÷Ó(Flip-Flop, FF)
5.2.1. Çø³Ç÷Ó(Flip-Flop, FF)
5.2.2. RS Çø³Ç÷Ó
5.2.3. JK Çø³Ç÷Ó
5.2.4. D Çø³Ç÷Ó
5.2.5. T Çø³Ç÷Ó
5.2.6. ºñµ¿±â ÀÔ·Â ¹× Çø³ÇÃ·Ó µ¿ÀÛ Æ¯¼º
5.2.7. Ŭ·° ºÐÁÖȸ·Î(Clock Divider)
5.2.7. ·¹Áö½ºÅÍ Ç¥Çö
5.3. Ä«¿îÅÍ(Counter)
5.3.1. ºñµ¿±â(¸®ÇÃ) Ä«¿îÅÍ
5.3.2. µ¿±â(º´·Ä) Ä«¿îÅÍ
5.4. ¼øÂ÷°ËÃâ±â(Sequence Detector)
5.5. ±³Åë½ÅÈ£µî Á¦¾î±â(Traffic Light Controller)
5.6. ÀÚµ¿ÆǸűâ Á¦¾î±â(Vending Machine Controller)

Chapter 6 ±âŸ ³í¸®È¸·Î ¼³°è
6.1. ½ºÅÜ Å¬·°(ÆÞ½º) ¹ß»ýȸ·Î ¼³°è
6.2. ¸Þ¸ð¸® ȸ·Î(Memory) ¼³°è
6.2.1. ´Ü¼ø ROM(Read Only Memory) ¼³°è
6.2.2. ´Ü¼ø RAM(Random Access Memory) ¼³°è
6.3. ÁÖÂ÷ ½Ã½ºÅÛ(Car Parking System) ¼³°è
6.4. ¾ç¹æÇâ ¹ö½º ȸ·Î(Bi-Directional Bus Circuit) ¼³°è

Appendix
A.1. FPGA Å°Æ® ÇÉ ¿¬°á ȸ·Îµµ
A.2. Å°Æ® ¼¼ºÎ ȸ·Îµµ
A.3. VHDL ¼³°è¸¦ À§ÇÑ °¢Á¾ ÄÚµå
A.3.1. Àü°¨»ê±âÀÇ VHDL ¼³°è
A.3.2. ¿ì¼±¼øÀ§ ÀÎÄÚ´õÀÇ VHDL ¼³°è
A.3.3. µð¸ÖƼÇ÷º¼­ÀÇ VHDL ¼³°è
A.3.4. BCD °¡»ê±âÀÇ VHDL ¼³°è
A.3.5. Æи®Æ¼ °Ë»ç±âÀÇ VHDL ¼³°è
A.3.6. µ¿±â½Ä BCD Ä«¿îÅÍÀÇ VHDL ¼³°è

ÀúÀÚ¼Ò°³

·ùÁö¿­ [Àú] ½ÅÀ۾˸² SMS½Åû
»ý³â¿ùÀÏ -

ÇöÀç ºÎ°æ´ëÇб³ Á¤º¸Åë½Å°øÇаú ±³¼ö´Ù. 1989~1993 ºÎ°æ´ëÇб³ ÀüÀÚ°øÇаú(°øÇлç), 1995~1997 ºÎ°æ´ëÇб³ ÀüÀÚ°øÇаú(°øÇм®»ç), 2000~2004 Arizona State University Àü±â°øÇаú(°øÇйڻç) ÇÐÀ§¸¦ ÃëµæÇß´Ù.

ÄÄÇ»ÅÍ/ÀÎÅÍ³Ý ºÐ¾ß¿¡¼­ ¸¹Àº ȸ¿øÀÌ ±¸¸ÅÇÑ Ã¥

    ¸®ºä

    0.0 (ÃÑ 0°Ç)

    100ÀÚÆò

    ÀÛ¼º½Ã À¯ÀÇ»çÇ×

    ÆòÁ¡
    0/100ÀÚ
    µî·ÏÇϱâ

    100ÀÚÆò

    0.0
    (ÃÑ 0°Ç)

    ÆǸÅÀÚÁ¤º¸

    • ÀÎÅÍÆÄÅ©µµ¼­¿¡ µî·ÏµÈ ¿ÀǸ¶ÄÏ »óÇ°Àº ±× ³»¿ë°ú Ã¥ÀÓÀÌ ¸ðµÎ ÆǸÅÀÚ¿¡°Ô ÀÖÀ¸¸ç, ÀÎÅÍÆÄÅ©µµ¼­´Â ÇØ´ç »óÇ°°ú ³»¿ë¿¡ ´ëÇØ Ã¥ÀÓÁöÁö ¾Ê½À´Ï´Ù.

    »óÈ£

    (ÁÖ)±³º¸¹®°í

    ´ëÇ¥ÀÚ¸í

    ¾Èº´Çö

    »ç¾÷ÀÚµî·Ï¹øÈ£

    102-81-11670

    ¿¬¶ôó

    1544-1900

    ÀüÀÚ¿ìÆíÁÖ¼Ò

    callcenter@kyobobook.co.kr

    Åë½ÅÆǸž÷½Å°í¹øÈ£

    01-0653

    ¿µ¾÷¼ÒÀçÁö

    ¼­¿ïƯº°½Ã Á¾·Î±¸ Á¾·Î 1(Á¾·Î1°¡,±³º¸ºôµù)

    ±³È¯/ȯºÒ

    ¹ÝÇ°/±³È¯ ¹æ¹ý

    ¡®¸¶ÀÌÆäÀÌÁö > Ãë¼Ò/¹ÝÇ°/±³È¯/ȯºÒ¡¯ ¿¡¼­ ½Åû ¶Ç´Â 1:1 ¹®ÀÇ °Ô½ÃÆÇ ¹× °í°´¼¾ÅÍ(1577-2555)¿¡¼­ ½Åû °¡´É

    ¹ÝÇ°/±³È¯°¡´É ±â°£

    º¯½É ¹ÝÇ°ÀÇ °æ¿ì Ãâ°í¿Ï·á ÈÄ 6ÀÏ(¿µ¾÷ÀÏ ±âÁØ) À̳»±îÁö¸¸ °¡´É
    ´Ü, »óÇ°ÀÇ °áÇÔ ¹× °è¾à³»¿ë°ú ´Ù¸¦ °æ¿ì ¹®Á¦Á¡ ¹ß°ß ÈÄ 30ÀÏ À̳»

    ¹ÝÇ°/±³È¯ ºñ¿ë

    º¯½É ȤÀº ±¸¸ÅÂø¿À·Î ÀÎÇÑ ¹ÝÇ°/±³È¯Àº ¹Ý¼Û·á °í°´ ºÎ´ã
    »óÇ°À̳ª ¼­ºñ½º ÀÚüÀÇ ÇÏÀÚ·Î ÀÎÇÑ ±³È¯/¹ÝÇ°Àº ¹Ý¼Û·á ÆǸÅÀÚ ºÎ´ã

    ¹ÝÇ°/±³È¯ ºÒ°¡ »çÀ¯

    ·¼ÒºñÀÚÀÇ Ã¥ÀÓ ÀÖ´Â »çÀ¯·Î »óÇ° µîÀÌ ¼Õ½Ç ¶Ç´Â ÈÑ¼ÕµÈ °æ¿ì
    (´ÜÁö È®ÀÎÀ» À§ÇÑ Æ÷Àå ÈѼÕÀº Á¦¿Ü)

    ·¼ÒºñÀÚÀÇ »ç¿ë, Æ÷Àå °³ºÀ¿¡ ÀÇÇØ »óÇ° µîÀÇ °¡Ä¡°¡ ÇöÀúÈ÷ °¨¼ÒÇÑ °æ¿ì
    ¿¹) È­ÀåÇ°, ½ÄÇ°, °¡ÀüÁ¦Ç°(¾Ç¼¼¼­¸® Æ÷ÇÔ) µî

    ·º¹Á¦°¡ °¡´ÉÇÑ »óÇ° µîÀÇ Æ÷ÀåÀ» ÈѼÕÇÑ °æ¿ì
    ¿¹) À½¹Ý/DVD/ºñµð¿À, ¼ÒÇÁÆ®¿þ¾î, ¸¸È­Ã¥, ÀâÁö, ¿µ»ó È­º¸Áý

    ·½Ã°£ÀÇ °æ°ú¿¡ ÀÇÇØ ÀçÆǸŰ¡ °ï¶õÇÑ Á¤µµ·Î °¡Ä¡°¡ ÇöÀúÈ÷ °¨¼ÒÇÑ °æ¿ì

    ·ÀüÀÚ»ó°Å·¡ µî¿¡¼­ÀÇ ¼ÒºñÀÚº¸È£¿¡ °üÇÑ ¹ý·üÀÌ Á¤ÇÏ´Â ¼ÒºñÀÚ Ã»¾àöȸ Á¦ÇÑ ³»¿ë¿¡ ÇØ´çµÇ´Â °æ¿ì

    »óÇ° Ç°Àý

    °ø±Þ»ç(ÃâÆÇ»ç) Àç°í »çÁ¤¿¡ ÀÇÇØ Ç°Àý/Áö¿¬µÉ ¼ö ÀÖÀ½

    ¼ÒºñÀÚ ÇÇÇغ¸»ó
    ȯºÒÁö¿¬¿¡ µû¸¥ ¹è»ó

    ·»óÇ°ÀÇ ºÒ·®¿¡ ÀÇÇÑ ±³È¯, A/S, ȯºÒ, Ç°Áúº¸Áõ ¹× ÇÇÇغ¸»ó µî¿¡ °üÇÑ »çÇ×Àº ¼ÒºñÀÚºÐÀïÇØ°á ±âÁØ (°øÁ¤°Å·¡À§¿øȸ °í½Ã)¿¡ ÁØÇÏ¿© 󸮵Ê

    ·´ë±Ý ȯºÒ ¹× ȯºÒÁö¿¬¿¡ µû¸¥ ¹è»ó±Ý Áö±Þ Á¶°Ç, ÀýÂ÷ µîÀº ÀüÀÚ»ó°Å·¡ µî¿¡¼­ÀÇ ¼ÒºñÀÚ º¸È£¿¡ °üÇÑ ¹ý·ü¿¡ µû¶ó ó¸®ÇÔ

    (ÁÖ)KGÀ̴Ͻýº ±¸¸Å¾ÈÀü¼­ºñ½º¼­ºñ½º °¡ÀÔ»ç½Ç È®ÀÎ

    (ÁÖ)ÀÎÅÍÆÄÅ©Ä¿¸Ó½º´Â ȸ¿ø´ÔµéÀÇ ¾ÈÀü°Å·¡¸¦ À§ÇØ ±¸¸Å±Ý¾×, °áÁ¦¼ö´Ü¿¡ »ó°ü¾øÀÌ (ÁÖ)ÀÎÅÍÆÄÅ©Ä¿¸Ó½º¸¦ ÅëÇÑ ¸ðµç °Å·¡¿¡ ´ëÇÏ¿©
    (ÁÖ)KGÀ̴Ͻýº°¡ Á¦°øÇÏ´Â ±¸¸Å¾ÈÀü¼­ºñ½º¸¦ Àû¿ëÇÏ°í ÀÖ½À´Ï´Ù.

    ¹è¼Û¾È³»

    • ±³º¸¹®°í »óÇ°Àº Åùè·Î ¹è¼ÛµÇ¸ç, Ãâ°í¿Ï·á 1~2Àϳ» »óÇ°À» ¹Þ¾Æ º¸½Ç ¼ö ÀÖ½À´Ï´Ù.

    • Ãâ°í°¡´É ½Ã°£ÀÌ ¼­·Î ´Ù¸¥ »óÇ°À» ÇÔ²² ÁÖ¹®ÇÒ °æ¿ì Ãâ°í°¡´É ½Ã°£ÀÌ °¡Àå ±ä »óÇ°À» ±âÁØÀ¸·Î ¹è¼ÛµË´Ï´Ù.

    • ±ººÎ´ë, ±³µµ¼Ò µî ƯÁ¤±â°üÀº ¿ìü±¹ Åù踸 ¹è¼Û°¡´ÉÇÕ´Ï´Ù.

    • ¹è¼Ûºñ´Â ¾÷ü ¹è¼Ûºñ Á¤Ã¥¿¡ µû¸¨´Ï´Ù.

    • - µµ¼­ ±¸¸Å ½Ã 15,000¿ø ÀÌ»ó ¹«·á¹è¼Û, 15,000¿ø ¹Ì¸¸ 2,500¿ø - »óÇ°º° ¹è¼Ûºñ°¡ ÀÖ´Â °æ¿ì, »óÇ°º° ¹è¼Ûºñ Á¤Ã¥ Àû¿ë